微機原理第2章-微處理器.ppt
《微機原理第2章-微處理器.ppt》由會員分享,可在線閱讀,更多相關(guān)《微機原理第2章-微處理器.ppt(148頁珍藏版)》請在裝配圖網(wǎng)上搜索。
微機原理與接口技術(shù),北京航空航天大學電子信息工程學院,劉久文、秦紅磊、金天,第二章微處理器(Microprocessor)-計算機的大腦,PC/XT計算機的基本結(jié)構(gòu),美國為超越摩爾定律部署新計劃NSF:摩爾定律將在10到20年后達到物理和概念上的極限,基于現(xiàn)有的硅技術(shù),摩爾定律將在今后10到20年中達到極限。摩爾定律是由英特爾公司的創(chuàng)始人之一戈登摩爾1965年提出的。他指出芯片上可以容納的晶體管數(shù)量每隔18個月會翻一番,相應的計算能力也隨之翻番。近日,美國國家科學基金會(NSF)向美國政府申請了2000萬美元的經(jīng)費用于2009年的財政規(guī)劃,計劃啟動一個名為超越摩爾定律的科學與工程(ScienceandEngineeringBeyondMoore’sLaw,SEBML)項目。該項目將用于資助那些可以取代當前硅技術(shù)的研究。通常,提高晶體管性能的方法是減小分隔晶體管各部分的柵氧化層或絕緣體的厚度。而在不遠的將來——8到10年內(nèi),柵氧化層的厚度將被減小到能作為有效絕緣體的極限。,下一代技術(shù),晶體管性能與其大小相關(guān)——晶體管越小,性能越好。碳納米管技術(shù)能用于制造更小的晶體管。Foster說:“碳納米管使得我們可以生產(chǎn)比目前小得多的晶體管?!碧技{米管還可以用于連接電路。這要求電路具有容錯能力,對芯片結(jié)構(gòu)的研究提出了新的要求。Foster表示,芯片結(jié)構(gòu)將成為“超越摩爾定律”的重要組成部分。量子計算可以提供大規(guī)模計算能力。量子計算利用物質(zhì)——原子和分子——以超級計算的速度處理海量任務。離子是量子計算機中量子位(qubits)應用的理想選擇。Foster說:“我們現(xiàn)在可以在非常低的溫度下捕獲單個離子,并把它們用作量子位,但實際應用中可能需要滿滿一屋子的設(shè)備。這方面顯然還有很大的上升空間,很有前景?!辈⑿行允橇孔佑嬎愕囊淮筇攸c,因此量子計算的發(fā)展需要并行編程技術(shù)的提高。而人們從上世紀70年代就開始研究并行計算,但進展緩慢。,Intel微處理器技術(shù)發(fā)展概況,20世紀80年代IBM公司以Intel8086/8088作為核心處理器研制出個人計算機—IBMPC,Intel微處理器成為市場主流。1985年Intel推出80386微處理器,完成16位結(jié)構(gòu)向32位結(jié)構(gòu)的轉(zhuǎn)換,386是一個里程碑。1989年Intel推出80486微處理器,片內(nèi)集成了Cache和浮點部件,基本指令用硬線邏輯實現(xiàn),指令執(zhí)行效率大大提高,比386快2-3倍。1993年Intel推出Pentium處理器,采用0.8um雙極性互補氧化物半導體(BiCMOS:ComplementaryMetalOxideSemiconductor)技術(shù),集成310萬個晶體管,總線頻率為60MHz和66MHz兩種。,集成電路發(fā)展歷史,早在英特爾公司誕生前,集成電路技術(shù)就已經(jīng)被發(fā)明。1947年,AT如果允許分頁,則產(chǎn)生的線性地址再經(jīng)過分頁轉(zhuǎn)換才產(chǎn)生物理地址同時,MMU還確定虛擬地址空間的相應“段”或“頁”是否在“物理存儲”中。如果存在則操作如常,否則“交換”裝入該段或頁。,2.1段式地址轉(zhuǎn)換段選擇符寄存器中的段選擇符Selector的“表選位”選擇進入“全局”或“局部”的段描述符緩存寄存器中。如圖:(注意:定義段屬性的是描述符而非選擇符)。每個段選擇符寄存器Selector都有一個64位的內(nèi)部段描述符緩存寄存器,在指令執(zhí)行時“透明”地裝入描述符。,2.2頁式地址轉(zhuǎn)換如果禁止分頁,則每段最多可以分配1BYTE~4GB的物理空間;如果允許分頁,則物理空間被劃分成1048496頁,每頁4096BYTE。分頁存儲機制在分段存儲管理機制下工作,如果允許分頁則地址空間組織有所不同。分頁機制簡化了MMU程序的實現(xiàn)。段轉(zhuǎn)換過程產(chǎn)生的線性地址不再用作物理地址,還要經(jīng)過第二個轉(zhuǎn)換過程(頁轉(zhuǎn)換)。線性地址=10位目錄域、10位頁域、12位偏移地址域,例如MOVDS,AX執(zhí)行時AX中的選擇符裝入DS,然后從存儲器中讀出相應局部描述符表中的描述符,并裝入DS對應的段描述符緩存寄存器中(如果描述符已經(jīng)被緩存則直接引用即可)。MMU然后檢查描述符中信息的有效性。而段中的“內(nèi)容”則由虛擬地址中的32位偏移量來確定。實際上,給段描述符緩存寄存器裝入值,就實現(xiàn)從16位的選擇符Selector到對應的32位段基址的映射。段描述符緩存寄存器中的“描述符”將隨任務的執(zhí)行而動態(tài)改變。MMU只允許6個存儲器處于活動狀態(tài),分別對應CS、DS、ES、SS、FS、GS,四、多任務機制與保護實現(xiàn)80286以上的高檔微處理器實現(xiàn)了多任務的軟件體系結(jié)構(gòu)。所謂任務是指其硬件允許軟件系統(tǒng)中存在多個任務并能夠以分時的方式安排進行,即程序控制在一段固定長度時間后從一個任務轉(zhuǎn)到另一個任務。,4級特權(quán)保護結(jié)構(gòu)如圖所示:,第六節(jié):Pentium微處理器結(jié)構(gòu)及微機的體系結(jié)構(gòu),某CPU芯片內(nèi)部實物圖,Pentium系統(tǒng)板,奔騰主板主要采用430芯片組。BIOS開始用Flash。,PentiumIII系統(tǒng)板,Pentium4系統(tǒng)板,478引腳,雙核CUP技術(shù),Intel平臺將帶來新的架構(gòu)升級2007下半年Intel將推出45nm“Penryn”處理器,與當前的Core2Duo處理器具有相似的架構(gòu)。45nm的“Penryn”處理器將具有更大的二級緩存,具Intel公布的消息,四核心的“Penryn”處理器二級緩存將達到12MB。,,俄勒岡州亞歷桑納州以色列,,,,,,在晶體管數(shù)量上,65nm雙核心Conroe/Merom/Woodcrest擁有2.93億個,45nm雙核心Penryn則提高到4.1億個,其中四核心版本更是翻番到8.2億個。雖然這只是現(xiàn)在Montecito雙核心Itanium2的大約一半(后者17億個),但相當于2000年180nm工藝Willamette核心Pentium4的20倍(后者4200萬個)。,“high-k”工藝,也就是用更高介電常數(shù)的金屬柵極取代傳統(tǒng)的低介電常數(shù)(low-k)的二氧化硅柵極,從而大大解決漏電問題。據(jù)稱,與同頻率的65nm工藝相比,45nmhigh-k可將晶體管轉(zhuǎn)換速度(頻率)提高20%,同時轉(zhuǎn)換能耗減少30%,并將漏電降至1/5。,,,,,- 1.請仔細閱讀文檔,確保文檔完整性,對于不預覽、不比對內(nèi)容而直接下載帶來的問題本站不予受理。
- 2.下載的文檔,不會出現(xiàn)我們的網(wǎng)址水印。
- 3、該文檔所得收入(下載+內(nèi)容+預覽)歸上傳者、原創(chuàng)作者;如果您是本文檔原作者,請點此認領(lǐng)!既往收益都歸您。
下載文檔到電腦,查找使用更方便
14.9 積分
下載 |
- 配套講稿:
如PPT文件的首頁顯示word圖標,表示該PPT已包含配套word講稿。雙擊word圖標可打開word文檔。
- 特殊限制:
部分文檔作品中含有的國旗、國徽等圖片,僅作為作品整體效果示例展示,禁止商用。設(shè)計者僅對作品中獨創(chuàng)性部分享有著作權(quán)。
- 關(guān) 鍵 詞:
- 微機 原理 微處理器
鏈接地址:http://m.zhongcaozhi.com.cn/p-11533230.html